SIMULÁTOR R/O RFID TAGU PODLE ISO/IEC 18000-4

Autoři

  • Josef Marek
  • Ladislav Štěpánek

Klíčová slova:

RFID, ISO/IEC18000-4, R/O tag, HDL, CPLD, FPGA

Abstrakt

Článek se zabývá řešením digitální části RFID tagu splňujícím funkční podmínky dle normy ISO/IEC18000-4 odstavec 5.3.4.2.7: R/O tagy pro vysokorychlostní aplikace. Řešení je hardwarové a je popsáno částečně schematicky a částečně pomocí HDL.

Stažení

Data o stažení nejsou doposud dostupná.

Reference

(1) ISO/IEC 18000-4 Part 4 - Parameters for Air Interface Communications at 2.45 GHz.

Dostupné z:

http://www.iso.org/iso/home/store/catalogue_tc/catalogue_detail.htm?csnumber=46148.

(2) Quartus II Handbook v.12.0 [online]. Poslední revize 25. 6. 2012 [cit. 2012-09-22]

Dostupné z : < http://www.altera.com>.

(3) CHANDRAKASAN, A., P., BRODERSEN, R., W., Minimizing Power Consumption in

CMOS Circuit [online] [cit. 2012-09-22]

Dostupné z : < http://bwrc.eecs.berkeley.edu/php/pubs/pubs.php/418/paper.fm.pdf>.

Stahování

Publikováno

2012-11-16

Jak citovat

Marek, J. ., & Štěpánek, L. . (2012). SIMULÁTOR R/O RFID TAGU PODLE ISO/IEC 18000-4. Perner’s Contacts, 7(3), 140–152. Získáno z https://pernerscontacts.upce.cz/index.php/perner/article/view/1261

Číslo

Sekce

Články